Thierry Grandpierre
Enseignant/Chercheur (HDR) au Département Informatique de l'ESIEE (école d'Ingénieur de l'Université Gustave Eiffel) et membre des équipes A3SI et LRT du Laboratoire d'Informatique Gaspard Monge (LIGM) UMR 8049
5
Documents
Présentation
Thèmes de recherche
- Conception d'architectures dédiées multicomposants (CPU/DSP/FPGA/GPU)
- Méthodologie Adéquation Algorithme Architecture (AAA) pour les applications temps réel embarquées sur architectures multi-composants (programmables, reconfigurables)
- Extension de la méthodologie AAA aux circuits reconfigurables, aux architectures mixtes (processeur-FPGA), aux SoC (System on Chip), (3 thèses co-encadrées et soutenues)
- Développement du logiciel SynDEx (basé sur le noyau SynDEx de l'INRIA) et application au traitement des images
- Application au traitement des images (un co-encadrement de thèse en cours), à la compression vidéo (une thèse co-encadrée et soutenue) et au contrôle commande (un co-encadrement de thèse en cours)
- Applications en réalité virtuelle et augmentée
Responsabilités
- Filière CyberSécurité (étudiants plein temps "FISE") depuis Septembre 2019 (co-responsabilité)
- Majeure Informatique de l'ESIEE jusqu'en septembre 2010
- [ Salle de réalité virtuelle](https://perso.esiee.fr/~grandpit/salleRV2.html) de l'ESIEE
- Serveur de calcul [ BladeCenter-H](https://perso.esiee.fr/~grandpit/bladecenter.html) avec Hugues Talbot et Eric Llorens
- [Texas Instruments Innovation Gateway](https://perso.esiee.fr/~grandpit/TIIGW.html) : un espace très innovant dans notre bibliothèque où il est possible d'emprunter du matériel!!
- Membre élu au [Conseil d'Administration de la COMUE Paris Est](http://www.univ-paris-est.fr/fr/conseil-d-administration/document-759.html)
Autres pages
- [Pages ESIEE](https://perso.esiee.fr/~grandpit/)
- [Pages Université Gustave Eiffel](https://pagespro.univ-gustave-eiffel.fr/thierry-grandpierre)
- [Pages LIGM](http://ligm.u-pem.fr/)
- [Participation au projet FUI CEOS](https://www.ceos-systems.com/fr/Projet-CEOS-Pour-L-Inspection-D-Ouvrages-Par-Drones.html)
Publications
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 5
- 5
- 5
- 2
- 2
- 1
- 1
|
Real-time H264/AVC encoder based on enhanced frame level parallelism for smart multicore DSP cameraJournal of Real-Time Image Processing, 2014, 12, pp.791-812. ⟨10.1007/s11554-014-0470-6⟩
Article dans une revue
hal-01192770v1
|
|
Real-time H264/AVC high definition video encoder on a multicore DSP TMS320C66782015 International Conference on Computer Vision and Image Analysis Applications (ICCVIA), Jan 2015, Sousse, Tunisia. ⟨10.1109/ICCVIA.2015.7351893⟩
Communication dans un congrès
hal-01797192v1
|
|
GOP level parallelism implementation for real-time H264/AVC video encoder on multicore DSP TMS320C64722014 6th European Embedded Design in Education and Research Conference (EDERC), Sep 2014, Milano, France. ⟨10.1109/EDERC.2014.6924378⟩
Communication dans un congrès
hal-01797197v1
|
|
Optimisations structurelles et matérielles de l'encodeur vidéo H264/AVC sur un seul coeur d'un DSP multicoeurs TMS320C6472gretsi, Sep 2013, Brest, France
Communication dans un congrès
hal-01193138v1
|
|
Optimisations structurelles et matérielles de l'encodeur vidéo H264/AVC sur un seul coeur d'un DSP multicoeurs TMS320C6472GRETSI 2013 (Symposium on Signal and Image Processing), 2013, BREST, France
Communication dans un congrès
hal-01797228v1
|