Thierry Grandpierre
Enseignant/Chercheur (HDR) au Département Informatique de l'ESIEE (école d'Ingénieur de l'Université Gustave Eiffel) et membre des équipes A3SI et LRT du Laboratoire d'Informatique Gaspard Monge (LIGM) UMR 8049
42
Documents
Présentation
Thèmes de recherche
- Conception d'architectures dédiées multicomposants (CPU/DSP/FPGA/GPU)
- Méthodologie Adéquation Algorithme Architecture (AAA) pour les applications temps réel embarquées sur architectures multi-composants (programmables, reconfigurables)
- Extension de la méthodologie AAA aux circuits reconfigurables, aux architectures mixtes (processeur-FPGA), aux SoC (System on Chip), (3 thèses co-encadrées et soutenues)
- Développement du logiciel SynDEx (basé sur le noyau SynDEx de l'INRIA) et application au traitement des images
- Application au traitement des images (un co-encadrement de thèse en cours), à la compression vidéo (une thèse co-encadrée et soutenue) et au contrôle commande (un co-encadrement de thèse en cours)
- Applications en réalité virtuelle et augmentée
Responsabilités
- Filière CyberSécurité (étudiants plein temps "FISE") depuis Septembre 2019 (co-responsabilité)
- Majeure Informatique de l'ESIEE jusqu'en septembre 2010
- [ Salle de réalité virtuelle](https://perso.esiee.fr/~grandpit/salleRV2.html) de l'ESIEE
- Serveur de calcul [ BladeCenter-H](https://perso.esiee.fr/~grandpit/bladecenter.html) avec Hugues Talbot et Eric Llorens
- [Texas Instruments Innovation Gateway](https://perso.esiee.fr/~grandpit/TIIGW.html) : un espace très innovant dans notre bibliothèque où il est possible d'emprunter du matériel!!
- Membre élu au [Conseil d'Administration de la COMUE Paris Est](http://www.univ-paris-est.fr/fr/conseil-d-administration/document-759.html)
Autres pages
- [Pages ESIEE](https://perso.esiee.fr/~grandpit/)
- [Pages Université Gustave Eiffel](https://pagespro.univ-gustave-eiffel.fr/thierry-grandpierre)
- [Pages LIGM](http://ligm.u-pem.fr/)
- [Participation au projet FUI CEOS](https://www.ceos-systems.com/fr/Projet-CEOS-Pour-L-Inspection-D-Ouvrages-Par-Drones.html)
Publications
- 4
- 3
- 3
- 2
- 2
- 2
- 2
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 24
- 11
- 7
- 7
- 5
- 5
- 4
- 4
- 3
- 3
- 3
- 3
- 3
- 2
- 2
- 2
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 5
- 3
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
Procédé de calcul d’un pire temps de transmission, programme d’ordinateur et système informatique associésFrance, N° de brevet: 2312310 (n°de dépôt). 2023
Brevet
hal-04516962v1
|
|
Dispositif médical en radiologie interventionnelle de guidage temps réel d'une aiguille médicale d'opération dans un volumeFrance, Patent n° : EP3682808A1. 2019, pp.15
Brevet
hal-04336558v1
|
|
Dispositif et procédé de projection d'images sur des écrans mobilesFrance, Patent n° : FR2991787A1. 2012, pp.18
Brevet
hal-04336574v1
|
|
A New Modelling Framework for Coarse-Grained Programmable ArchitecturesCompas 2020, Jun 2021, Lyon, France
Communication dans un congrès
hal-03108479v1
|
Modelling and Mapping Framework for Coarse-GrainedProgrammable Architectures14th Summer School on Modelling and Verification of Parallel Processes, Jun 2020, (on-line), France
Communication dans un congrès
hal-03108451v1
|
|
|
An hypervisor approach for mixed critical real-time UAV applications2019 IEEE International Conference on Pervasive Computing and Communications Workshops (PerCom Workshops), Mar 2019, Kyoto, France. pp.985-991, ⟨10.1109/PERCOMW.2019.8730705⟩
Communication dans un congrès
hal-03578489v1
|
|
A New Mapping Methodology for Coarse-Grained Programmable Systolic Architectures22nd International Workshop on Software and Compilers for Embedded Systems (SCOPES 2019), May 2019, St Goar, Germany. ⟨10.1145/3323439.3323982⟩
Communication dans un congrès
hal-02013560v1
|
|
A Mapping Methodology for Coarse-Grained Pipelined Configurable Architectures14th Workshop on Models and Algorithms for Planning and Scheduling Problems (MAPSP 2019), Jun 2019, Renesse, Netherlands
Communication dans un congrès
hal-02104162v1
|
|
A mapping tool for configurable pipeline co-processorsColloque National du GDR SoC-SiP, GDR-SOC-SIP, Jun 2018, Paris, France
Communication dans un congrès
hal-01801018v1
|
|
Real-time H264/AVC high definition video encoder on a multicore DSP TMS320C66782015 International Conference on Computer Vision and Image Analysis Applications (ICCVIA), Jan 2015, Sousse, Tunisia. ⟨10.1109/ICCVIA.2015.7351893⟩
Communication dans un congrès
hal-01797192v1
|
|
GOP level parallelism implementation for real-time H264/AVC video encoder on multicore DSP TMS320C6472EDERC 2014, IEEE, EURASIP, Nov 2014, Milan, Italy. pp.152-156, ⟨10.1109/EDERC.2014.6924378⟩
Communication dans un congrès
hal-01192779v1
|
Automatic Hardware/Software interface generation for SynDEx-mixteATSIP 2014, Mar 2014, Sousse, Tunisia. pp.512-516, ⟨10.1109/ATSIP.2014.6834668⟩
Communication dans un congrès
hal-01192824v1
|
|
|
GOP level parallelism implementation for real-time H264/AVC video encoder on multicore DSP TMS320C64722014 6th European Embedded Design in Education and Research Conference (EDERC), Sep 2014, Milano, France. ⟨10.1109/EDERC.2014.6924378⟩
Communication dans un congrès
hal-01797197v1
|
|
Optimisations structurelles et matérielles de l'encodeur vidéo H264/AVC sur un seul coeur d'un DSP multicoeurs TMS320C6472gretsi, Sep 2013, Brest, France
Communication dans un congrès
hal-01193138v1
|
|
Optimisations structurelles et matérielles de l'encodeur vidéo H264/AVC sur un seul coeur d'un DSP multicoeurs TMS320C6472GRETSI 2013 (Symposium on Signal and Image Processing), 2013, BREST, France
Communication dans un congrès
hal-01797228v1
|
Latency and power optimization in AAA methodology for integrated circuitsICECS 2010, IEEE, Dec 2010, Athens, Greece. pp.639-642, ⟨10.1109/ICECS.2010.5724593⟩
Communication dans un congrès
hal-01192801v1
|
|
Parallel Algorithm for Concurrent Computation of Connected Component TreeAdvanced Concepts for Intelligent Vision Systems (ACIVS'08), Oct 2008, France. pp.230-241
Communication dans un congrès
hal-00622406v1
|
|
AAA and SynDEx-Ic: A Methodology and a Software Framework for the Implementation of Real-Time Applications onto Reconfigurable CircuitsInternational Embedded Systems Symposium, 2007, France. 10pp
Communication dans un congrès
hal-00622183v1
|
|
A rapid prototyping methodology to implement and optimizing image processing algorithms for FPGAsIS&T / SPIE, Symposium on Electronic Imaging Science and Technologies, Real-Time Imaging IX Conference, 2006, San Jose, USA, France. 10pp
Communication dans un congrès
hal-00622356v1
|
|
From Algorithm Graph Specification to Automatic Synthesis of FPGA Circuit: A Seamless Flow of Graphs TransformationsField Programmable Logic and Application, 13th International Conference, Sep 2003, Lisbon, Portugal. pp.934-943, ⟨10.1007/978-3-540-45234-8_90⟩
Communication dans un congrès
hal-01800628v1
|
|
|
From Algorithm and Architecture Specifications to Automatic Generation of Distributed Real-Time Executives: a Seamless Flow of Graphs Transformations2003 1st IEEE International Conference on Formal Methods and Models for Codesign (MEMOCODE 2003), Jun 2003, Mont Saint Michel, France. ⟨10.1109/MEMCOD.2003.1210097⟩
Communication dans un congrès
hal-01800622v1
|
A joystick driving algorithm with a collision stop feature on an electric vehicle (Cycab)IEEE Intelligent Vehicle Symposium 2002, Jun 2002, Versailles, France. pp.501-506, ⟨10.1109/IVS.2002.1188000⟩
Communication dans un congrès
hal-03949756v1
|
|
PROMPT : A mapping environment for telecom applications on System on a ChipInternational conference on Compilers, architecture, and synthesis for embedded systems, Nov 2000, San Jose, United States. pp.41-47, ⟨10.1145/354880.354887⟩
Communication dans un congrès
hal-03949779v1
|
|
|
Optimized Rapid Prototyping for Real-Time Embedded Heterogeneous Multiprocessorsthe seventh international workshop, 1999, Rome, France. ⟨10.1145/301177.301489⟩
Communication dans un congrès
hal-01800625v1
|
Implementing Real-Time Algorithms by using the AAA Prototyping Methodology?. Embedded System Design, Techniques and Trends, 231, Springer, pp.27-36, 2007, IFIP
Chapitre d'ouvrage
hal-00622231v1
|
|
Modèle d'exécutif distribué temps réel pour SynDEx[Rapport de recherche] RR-3476, INRIA. 1998
Rapport
inria-00073213v1
|