- 2
Patrice Kadionik
2
Documents
Présentation
Mon activité de recherche sur la COnception de SYstèmes NUmériques (COSYNUX) fait partie du groupe Conception des Systèmes Numériques (CSN) du département COFI (COnception et FIabilité) du laboratoire [IMS](http://www.ixl.fr) en tant que chercheur associé.
Dès le début des années 2000, la convergence des 3 disciplines électronique, informatique et réseaux est devenue très forte. L’intégration sur silicium est devenue encore plus importante (loi de Moore aidant) et les circuits FPGA ont permis alors d’intégrer directement des processeurs décrits en langage VHDL (processeur softcore) ou bien des processeurs directement implantés en dur dans le circuit FPGA (processeur hardcore).
Cela a permis la mise en œuvre de l’approche codesign, c'est-à-dire la conception conjointe du matériel et du logiciel embarqué. Cela est d’autant plus facilité que le langage VHDL permet finalement une approche logicielle de la conception matérielle ! C’est dans ce contexte de convergence et de codesign que nous étudions l’implantation sur silicium d’algorithmes de traitement de compression vidéo. Le principal verrou technologique à lever est la transposition sous forme matérielle d’un algorithme généralement étudié et développé dans un environnement logiciel comme Matlab. Cela implique des choix judicieux dans la représentation des données, des choix dans l’architecture matérielle.
Mon activité se décline suivant les axes suivants :
- Axe compression vidéo et plateforme multimédia
- Axe informatique ubiquitaire
Publications
- 2
- 2
- 2
- 2
- 2
New DCT Designs For Image Processing CircuitsICSPAT: International Conference on Pignal Processing Applications and Technology, 1998, Toronto, Canada. pp.1
Communication dans un congrès
hal-00183000v1
|
|
A Fixed Point Arithmetic Unit for Image Processing CircuitsASILOMAR: IEEE Conference on Signals, Systems and Computers, 1998, Pacific Grove, United States. pp.1
Communication dans un congrès
hal-00183036v1
|