- 38
- 1
Patrice Kadionik
39
Documents
Présentation
Mon activité de recherche sur la COnception de SYstèmes NUmériques (COSYNUX) fait partie du groupe Conception des Systèmes Numériques (CSN) du département COFI (COnception et FIabilité) du laboratoire [IMS](http://www.ixl.fr) en tant que chercheur associé.
Dès le début des années 2000, la convergence des 3 disciplines électronique, informatique et réseaux est devenue très forte. L’intégration sur silicium est devenue encore plus importante (loi de Moore aidant) et les circuits FPGA ont permis alors d’intégrer directement des processeurs décrits en langage VHDL (processeur softcore) ou bien des processeurs directement implantés en dur dans le circuit FPGA (processeur hardcore).
Cela a permis la mise en œuvre de l’approche codesign, c'est-à-dire la conception conjointe du matériel et du logiciel embarqué. Cela est d’autant plus facilité que le langage VHDL permet finalement une approche logicielle de la conception matérielle ! C’est dans ce contexte de convergence et de codesign que nous étudions l’implantation sur silicium d’algorithmes de traitement de compression vidéo. Le principal verrou technologique à lever est la transposition sous forme matérielle d’un algorithme généralement étudié et développé dans un environnement logiciel comme Matlab. Cela implique des choix judicieux dans la représentation des données, des choix dans l’architecture matérielle.
Mon activité se décline suivant les axes suivants :
- Axe compression vidéo et plateforme multimédia
- Axe informatique ubiquitaire
Publications
- 39
- 8
- 3
- 3
- 3
- 3
- 2
- 2
- 2
- 2
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 1
- 39
- 29
- 10
- 9
- 9
- 7
- 6
- 5
- 5
- 5
- 5
- 3
- 3
- 2
- 1
- 1
- 1
- 1
- 1
- 1
Architecture and HW/SW validation of nonlinear Border-Preserving InterpolatorDTIS: International Conference on Design & Technology of Integrated Systems in Nanoscale, May 2012, Gammarth, Tunisia. ⟨10.1109/DTIS.2012.6232968⟩
Communication dans un congrès
hal-01306335v1
|
|
Performance analysis and evaluation of Xenomai with H.264/AVC decoderICM: International Conference on Microelectronics, Dec 2011, Hammamet, Tunisia. pp 1-6
Communication dans un congrès
hal-00655237v1
|
|
Evaluation des performances de Xenomai avec un décodeur H.264/AVCColloque national du GDR SOC-SIP, Jun 2011, Lyon, France. pp 1-2
Communication dans un congrès
hal-00601828v1
|
|
Implémentation matérielle du filtre anti-bloc pour la norme H.264/AVCGRETSI: Conférence francophone de la communauté du traitement du signal et des images, Sep 2011, Bordeaux, France
Communication dans un congrès
hal-01306342v1
|
|
Design Implementation on FPGA of H.264/AVC Intra Decision FrameDTIS: IEEE International Conference on Design & Technology of Integrated Systems in Nanoscal Era, Mar 2010, Hammamet, Tunisia. pp 139-142, ⟨10.1109/DTIS.2010.5487540⟩
Communication dans un congrès
hal-00463882v1
|
|
An FPGA Implementation of Motion Estimation Algorithm for H.264/AVCISIVC: IEEE International Symposium on Image/Video Communications and Mobile Networks, Sep 2010, Rabat, Morocco. pp 1-6, ⟨10.1109/ISVC.2010.5654826⟩
Communication dans un congrès
hal-00522140v1
|
|
An Efficient Hardware Implementation of H.264 TQ/IQT ModuleISETC: IEEE International Symposium on Electronics and Telecommunications, Nov 2010, Timisoara, Romania. pp 337-340, ⟨10.1109/ISETC.2010.5679248⟩
Communication dans un congrès
hal-00534912v1
|
|
A parallel hardware architecture of deblocking filter in H264/AVCISETC: IEEE International Symposium on Electronics and Telecommunications, Nov 2010, Timisoara, Romania. pp 341-344, ⟨10.1109/ISETC.2010.5679363⟩
Communication dans un congrès
hal-00534913v1
|
|
FPGA implementation of Vector Directional Distance FilterDTIS: IEEE International Conference on Design & Technology of Integrated Systems in Nanoscal Era, Mar 2010, Hammamet, Tunisia. pp 121-124, ⟨10.1109/DTIS.2010.5487600⟩
Communication dans un congrès
hal-00463175v1
|
|
Hardware Implementation And Experiment Validation Of The Vddrhf Color Image FilterSSD: IEEE International Conference on Systems Signals and Devices, Jun 2010, Amman, Jordan. pp. 1-4, ⟨10.1109/SSD.2010.5585526⟩
Communication dans un congrès
hal-00501834v1
|
|
IMPLEMENTATION D’UN SYSTEME MATERIEL/LOGICIEL POUR LE FILTRAGE DES IMAGES COULEURSAMINA, Nov 2010, Monastir, Tunisie
Communication dans un congrès
hal-01306345v1
|
|
Hardware Architecture for H.264/AVC INTRA 16X16 Frame ProcessingDTIS: IEEE International Conference on Design & Technology of Integrated Systems in Nanoscal Era, Apr 2009, Cairo, Egypt. pp. 82-85, ⟨10.1109/DTIS.2009.4938029⟩
Communication dans un congrès
hal-00405442v1
|
|
An Efficient Hardware Architecture Design for H.264/AVC intra 4X4 AlgorithmIDT: IEEE International Design and Test Workshop, Dec 2008, Monastir, Tunisia. pp. 173 - 176, ⟨10.1109/IDT.2008.4802491⟩
Communication dans un congrès
hal-00349249v1
|
|
FPGA Codesign Implementation of Vector Directional FilterIPTTA: IEEE Workshop on Image Processing Theory, Tools and Application, Nov 2008, Sousse, Tunisia. pp 1-5, ⟨10.1109/IPTA.2008.4743773⟩
Communication dans un congrès
hal-00342695v1
|
|
Vector Median Rational Hybrid Filter implemented in HW/SW DesignICESCA: International Conference on Embedded Systems & Critical Applications, May 2008, Tunis, Tunisia
Communication dans un congrès
hal-00315733v1
|
|
HW/SW FPGA Implementation of Vector Median FilterPRIME: IEEE Conference on Ph.D. Research in Microelectronics and Electronics, Jul 2007, Bordeaux, France. pp 101-104, ⟨10.1109/RME.2007.4401821⟩
Communication dans un congrès
hal-00315723v1
|
|
A configurable HW/SW Plateform for Video ApplicationIP/SoC: IP Based SoC Design Conference, Dec 2007, Grenoble, France. pp 289-292
Communication dans un congrès
hal-00315732v1
|
|
Efficient Implementation of the H.264 Video Encoder on Embedded ProcessorSSD: IEEE International Conference on Systems Signals and Devices, Mar 2007, Hammamet, Tunisia
Communication dans un congrès
hal-00315721v1
|
|
De l'usage des processeurs softcore et de Linux pour la conception des systèmes embarquésCETSIS: Colloque sur l'Enseignement des Technologies et des Sciences de l'Information et des Systèmes, Oct 2007, Bordeaux, France
Communication dans un congrès
hal-00315727v1
|
|
HW/SW FPGA Architecture for a Flexible Motion EstimationICECS: IEEE International Conference on Electronics Circuits and Systems, Dec 2007, Marrakech, Morocco. pp 30-33, ⟨10.1109/ICECS.2007.4510923⟩
Communication dans un congrès
hal-00315731v1
|
|
Configurable Instruction Architecture for I/IQ on the Altera NIOS II ProcessorDASIP: Workshop on Design and Architectures for Signal and Image Processing, Nov 2007, Grenoble, France
Communication dans un congrès
hal-00315729v1
|
|
HW/SW Codesign of the H. 263 Video Coderccece: Canadian Conference on Electrical and Computer Engineering , May 2006, ottawa, Canada. ⟨10.1109/CCECE.2006.277632⟩
Communication dans un congrès
hal-01306422v1
|
|
Optimization and implementation on FPGA of the DCT/IDCT algorithmICASSP: IEEE International Conference on Acoustics, Speech and Signal Processing, May 2006, Toulouse, France. pp 928-931, ⟨10.1109/ICASSP.2006.1660807⟩
Communication dans un congrès
hal-00315717v1
|
|
An Efficient HW/SW Implementation of the H.263 Video Coder in FPGAICECS: IEEE International Conference on Electronics Circuits and Systems, Dec 2006, Nice, France. pp. 814-817, ⟨10.1109/ICECS.2006.379913⟩
Communication dans un congrès
hal-00315718v1
|
|
L'enseignement des systèmes numériques complexesCETSIS 2005, Oct 2005, Nancy, France. pp.41
Communication dans un congrès
hal-00404028v1
|
|
L'enseignement des systèmes numériques complexesCETSIS: Colloque sur l'Enseignement des Technologies et des Sciences de l'Information et des Systèmes, Oct 2005, Nancy, France. pp 136-141
Communication dans un congrès
hal-00315715v1
|
|
REAL-TIME VIDEO SYSTEM DESIGN BASED ON THE NIOS II PROCESSOR AND μCLINUXIP-SOC, Dec 2005, Grenoble, France
Communication dans un congrès
hal-01306423v1
|
|
Hardware platform design for real-time video applicationsICM: International Conference on Microelectronics, Dec 2004, tunis, Tunisia. ⟨10.1109/ICM.2004.1434768⟩
Communication dans un congrès
hal-01306425v1
|
An FPGA Implementation of HW/SW Codesign Architecture for H.263 Video CodingEffective Video Coding for Multimedia Applications, InTech, pp 229-254, 2011
Chapitre d'ouvrage
hal-00638697v1
|
Mise en oeuvre de Linux embarqué sur processeur softcore libre LEON2010, pp 48-57
Autre publication scientifique
hal-00463204v1
|
|
Linux et les systèmes embarqués multimédia2007
Autre publication scientifique
hal-01306432v1
|