Accéder directement au contenu

Mathieu Moreau

4
Documents

Présentation

**Activités pédagogiques** · **Maître de conférences** à **l’IUT d’Aix-Marseille,** département **Génie Electrique et Informatique Industrielle (GEII)**. Enseignements dans les formations : -**DUT GEII** (BAC+1, BAC+2) **: TP** et **TD** de systèmes électroniques (montages AOP, MOSFET, filtrage actif et passif, oscillateur, PLL, modulation d’amplitude, transmission en bande de base et transposée, …) ; **TP** et **TD** d’électricité et énergie (Lois de Kirchhoff, théorèmes des circuits linéaires, circuits électriques en complexes, diagramme de Bode, régimes permanent et transitoire, transformation de Fourier, …) ; **TP** de Systèmes d’Information Numérique (porte logique de base, logique combinatoire et séquentielle, machine d’état, langage VHDL) ; **Tuteur de stage** (suivi de 2 à 4 étudiants). -**Licences Professionnelles** (BAC+3): **Cours, TD** et **TP** de Traitement numérique du signal ; **Projet tuteurés** (Réalisation d’une modulation numérique sur DSP ; étude et mise en œuvre d’un émetteur/récepteur RF) ; **Tuteur de stage** (suivi de 1 à 2 étudiants). **Activités scientifiques** · **Conception** et **Design** de circuits innovants à base de cellules **mémoires non volatiles** émergentes de types **résistives** \[Oxyde Resistive RAM (**OXRRAM**), Conductive Bridge RAM (**CBRAM**)\]. Développement d’**architectures spécifiques** telles que : architectures « **beyond Von Neumann** » type **neuro-inspiré** ; **cellules mémoires distribuées** dans les cœurs de calcul ; **plan mémoire matriciel** ; **intégration** dans les **circuits sur support souple** à base de matériaux polymères · Etude de **transistors organiques** sur **supports souples** à base de **matériaux polymères semiconducteur** par la **modélisation analytique** des caractéristiques statiques et dynamiques pour une implémentation dans des **outils numériques de CAO** afin de concevoir des **blocs électroniques élémentaires** utilisés dans les puces des **tags RFID**. · Développement de **simulateurs numériques** (en langage fortran) et de **modèles compacts** (avec Mathcad) pour évaluer l'impact des **phénomènes physiques** (effets **électrostatiques** et effets **quantiques**) dans les **composants microélectroniques actifs avancés** (capacité MOS, transistor MOSFET en architecture multi-grilles). · Etude de l'influence des **matériaux innovants** tels que les **diélectriques de grille à forte permittivité "high-k"** (HfO2, Al2O3, ...) et les **semiconducteurs à forte mobilitité** (Ge et semiconducteurs III-V) dans les **composants microélectroniques actifs avancés** (capacité MOS, transistor MOSFET en architecture multi-grilles).

Publications

jeremy-postel-pellerin
Image document

An Augmented OxRAM Synapse for Spiking Neural Network (SNN) Circuits

Hassen Aziza , H. Bazzi , J. Postel-Pellerin , P. Canet , M. Moreau
2019 14th International Conference on Design & Technology of Integrated Systems In Nanoscale Era (DTIS), Apr 2019, Mykonos, France. ⟨10.1109/DTIS.2019.8735057⟩
Communication dans un congrès hal-02306907v1

ReRAM ON/OFF resistance ratio degradation due to line resistance combined with device variability in 28nm FDSOI technology

Hassen Aziza , P. Canet , J. Postel-Pellerin , Mathieu Moreau , Jean-Michel Portal
2017 Joint International EUROSOI Workshop and International Conference on Ultimate Integration on Silicon (EUROSOI-ULIS), Apr 2017, Athens, Greece. ⟨10.1109/ULIS.2017.7962594⟩
Communication dans un congrès hal-01745666v1